更新于 10月23日

嵌入式開(kāi)發(fā)工程師

1.3萬(wàn)-2萬(wàn)
  • 杭州臨安區(qū)
  • 5-10年
  • 本科
  • 全職
  • 招1人

職位描述

C語(yǔ)言C++FPGA
1. 負(fù)責(zé)FPGA中基于Cortex-M系列或RISC-V系列軟核及硬核SOC構(gòu)架和分析
2. 獨(dú)立完成編程環(huán)境搭建及SOC固件開(kāi)發(fā)和整合邏輯單元固件
3. 熟悉PTP, IEEE1588時(shí)間協(xié)議,UDP/TCP數(shù)據(jù)協(xié)議
4. 實(shí)現(xiàn)VDMA、UDP或TCP數(shù)據(jù)流發(fā)送
5. 熟悉STM32及類(lèi)似MCU產(chǎn)品固件編寫(xiě)
任職要求:
1. 熟練掌握C/C++編程語(yǔ)言
2. 熟悉FPGA的SOC構(gòu)架。從搭建到固件開(kāi)發(fā)的所有過(guò)程;
3. 熟悉外圍接口: CAN、 UART、 eMMC、 SGMII、 QSPI,DDR等
4. 熟悉PTP/IEEE1588 和VDMA數(shù)據(jù)傳輸模式者優(yōu)先
5. 本科 3年以上 /碩士 2年以上工作經(jīng)驗(yàn)
6. 具有較強(qiáng)的邏輯思維能力,較強(qiáng)歸納分析能力

工作地點(diǎn)

浙江省杭州市臨安區(qū)勝聯(lián)路168號(hào)杭州電子科技大學(xué)信息工程學(xué)院三樓智能感知中心

職位發(fā)布者

吳悅/HR

立即溝通